D Flip-Flop es un dispositivo de memoria de información con función de memoria y dos estados estables para almacenar datos binarios de 1 bits.Es la unidad lógica más básica que constituye una variedad de circuitos de tiempo, pero también un circuito unitario importante en los circuitos lógicos digitales.Por lo tanto, D Flip-Flop tiene una amplia gama de aplicaciones en sistemas digitales y computadoras.Flip-flop tiene dos estados estables, es decir, 0 y 1. Bajo la acción de señales externas, puede voltear de un estado estable a otro.
El flip-flop D (flip-flop de datos o el flip-flop de retraso) consta de cuatro y no puertas, de los cuales G1 y G2 forman el flip-flop básico RS.Cuando el flip-flop de esclavo maestro funciona en modo de activación de nivel, la señal debe ingresarse antes de que llegue el borde de salto de la señal.Si hay una señal perturbadora en la entrada durante un alto CP, el estado del flip-flop puede ser erróneo.Sin embargo, los desencadenantes de borde permiten que la señal se ingrese una división segundo antes del borde del activador CP del reloj.Esto reduce en gran medida el tiempo para que se perturbe la entrada, reduciendo así la posibilidad de interferencia.Un borde D Flip-flop también se conoce como un borde de bloqueo de sostenimiento d Flip-flop.Se puede hacer un borde d de flip-flop conectando dos flip-flip-flops en serie, pero el CP de la primera flip-flop D debe invertirse utilizando una no puerta.
74LS74 es un chip de flip-flop doble fabricado por Fairchild Semiconductor.Se puede usar como un oscilador, registro, registro de turno y contador de división de frecuencia.Tiene las características de bajo consumo de energía, alta relación de rechazo de ruido y amplio rango de voltaje de operación, lo que lo hace ampliamente utilizado en el diseño de circuitos digitales.Cada dispositivo contiene dos bloques de circuito de activación de borde idénticos e independientes.
• CD74ACT74
• Hef40312b
• MC74F74
• SN74Als74
• 74HCT74
• 74LVC2G80
El 74LS74 tiene 16 pines y sus nombres y funciones son los siguientes.
Pin 1 (1Clr (bar)): restablece el flip flop limpiando su memoria
Pin 2 (1D): Pin de entrada del flip flop
Pin 3 (1CLK): estos pines deben estar proporcionados con pulso de reloj para el flip flop.
Pin 4 (1pre (barra)): otro pin de entrada para flip flop
Pin 5 (1q): Pin de salida del flip flop
Pin 6 (1q '(bar)): pin de salida invertido del flip flop
Pin 7 (VSS): conectado al suelo del sistema
Pin 8 (2q '(barra)): pin de salida invertido del flip flop
Pin 9 (2q): Pin de salida del flip flop
Pin 10 (2pre (barra)): otro pin de entrada para flip flop
Pin 11 (2CLK): estos pines deben estar proporcionados con pulso de reloj para el flip flop.
Pin 12 (2d): Pin de entrada del flip flop
Pin 13 (2Clr (bar)): restablece el flip flop limpiando su memoria
Pin 14 (VDD/VCC): alimenta el IC típicamente con 5V
• El proceso de activación es sencillo, y la velocidad de su respuesta es rápida.
• Adopta la configuración del paquete Dual D Flip-Flop IC.
• El valor de voltaje de entrada de alto nivel de alto nivel del módulo es de dos voltios.
• 74LS74 requiere que un voltaje de fuente de alimentación estable funcione correctamente y tiene mayores requisitos para la gestión de energía.
El flip-flop 74LS74 está equipado con un par de flip-flops, cada una con dos terminales de entrada (d y reloj) y dos terminales de salida (q y /q).Estas chanclas D funcionan con un disparador de borde positivo, lo que significa que los datos se actualizan durante el borde ascendente de la señal del reloj.
Cuando llega el borde ascendente del reloj, el valor de la señal de entrada d se almacenará dentro de la puerta de transmisión a nivel de puerta del flip-flop.Cuando llega el borde ascendente del reloj, el valor almacenado dentro del flip-flop D se actualizará de acuerdo con el tipo de flip-flop, y el valor actualizado se emitirá a través de los terminales de salida q y /q.
La imagen a continuación son los parámetros técnicos de SN74LS74an.
• Dispositivo de bloqueo
• Divisor de reloj
• Circuito de desaire
• Generador de pulso
• Dispositivo de registro de cambio
• Mecanismo de enganche
• Circuito de modulación FSK
La imagen de arriba es un circuito de control remoto compuesto por 74LS74.La fuente de alimentación de este circuito utiliza un circuito de rectificador de media onda reductor del condensador.La seguridad debe prestarse atención al hacer este diseño.Por lo general, dado que la placa de circuito tiene una potencia de 220 V, debemos asegurar el funcionamiento correcto.Conectamos el enchufe de alimentación del dispositivo doméstico que requiere el control remoto en el enchufe de energía CZ, y luego podemos comenzar a usarlo.Cada clave en el transmisor de control remoto tiene un código de transmisión único, lo que resulta en efectos distintos cuando se usa cada tecla.Además, la técnica del botón y el método de operación también afectarán el control.
El 7474 es un dispositivo activado por el borde.La salida Q cambiará solo en el borde del pulso de activación de entrada.El pequeño triángulo del reloj (CP) del símbolo indica que el dispositivo está activado por el borde positivo.
El IC 74LS74 es la categoría de bordes de tipo D doble D de flips de flips que comprenden terminales de salida preestablecidos y complementarios.Tiene la capacidad de almacenar datos en forma de números binarios y también viene con características que los datos almacenados se pueden cambiar cuando sea necesario.
Operar un flip-flop es sencillo.Encienda el IC usando los pines VCC y GND.Como se mencionó anteriormente, cada flip-flop funciona de forma independiente.Conecte las señales de entrada a los pines 2 y 3 para activar el primer flip-flop, con la salida reflejada en los pines 5 y 6.
El triángulo indica que la señal del reloj es una señal activada por el borde.El círculo indica que la señal es baja (es decir, invertida).El 74LS74 tiene un reloj de gatillo positivo (bajo a alto).
El flip-flop D captura el valor de la entrada D en una porción definida del ciclo de reloj (como el borde ascendente del reloj).Ese valor capturado se convierte en la salida Q.En otras ocasiones, la salida Q no cambia.El flip-flop D se puede ver como una celda de memoria, una retención de orden cero o una línea de retraso.
2024-07-22
2024-07-22
Email: Info@ariat-tech.comHK TEL: +00 852-30501966AÑADIR: Salón 2703 27F Ho King Comm Center 2-16,
Fa Yuen St MongKok Kowloon, Hong Kong.